日前,一體化電子產(chǎn)品開發(fā)解決方案開發(fā)商Altium宣布推出一款創(chuàng)新技術(shù),首次使電子設(shè)計人員無需猜測就能以3D的方式實時檢測設(shè)計板與機械外殼是否匹配,從而避免了費用昂貴的試差工作法,不必再以“等等看”的態(tài)度反復(fù)進(jìn)行ECAD-MCAD測試,而這種辦法一直是之前影響產(chǎn)品上市進(jìn)程的主要問題。
電子設(shè)計人員始終致力于探索可創(chuàng)建新一代電子產(chǎn)品的創(chuàng)新方法。Altium 相信,將 ECAD與 MCAD 相結(jié)合的一體化電子設(shè)計方案必將取代當(dāng)前彼此孤立的方案,電子產(chǎn)品的開發(fā)與上市將不再會采用松散聯(lián)系兩大領(lǐng)域的設(shè)計工具了。
在電子產(chǎn)品的設(shè)計過程中,能夠?qū)崟r操縱機械外殼并相應(yīng)做出設(shè)計決策是借助電子設(shè)計來整合更廣泛產(chǎn)品設(shè)計進(jìn)程的關(guān)鍵一步。如今,電子設(shè)計人員能夠方便地直接與機械設(shè)計人員展開協(xié)作。
利用 Altium 早先推出的突破性實時 3D PCB 可視化技術(shù),現(xiàn)在設(shè)計人員可進(jìn)一步在 Altium Designer 中鏈接外部 STEP 模型,從而將外殼模型直接引入 PCB 設(shè)計環(huán)境。通過采用非專有 STEP 3D 文件格式作為系統(tǒng)機制,Altium 可實現(xiàn) ECAD-MCAD 協(xié)作,從而使企業(yè)無需再購買昂貴的集成插件或使用特定的機械 CAD 封裝了。
Altium Designer 使設(shè)計人員能從外殼模型中直接創(chuàng)建板形,全面完成機械適用性與組件間距的檢驗,并能更新電路板設(shè)計或組件的選用與放置,從而確保完全符合物理設(shè)計條件的限制要求。一旦機械設(shè)計人員更改了外殼設(shè)計,這些變動即會在 Altium Designer 中實現(xiàn)更新。此外,Altium Designer 還能將這種完整的電路板設(shè)計輸出以作為機械設(shè)計人員可用的STEP 模型。
電子設(shè)計人員能夠以互動的方式靈活調(diào)節(jié)板級布局、組件放置乃至組件封裝選擇等,以滿足外殼設(shè)計建議的要求。他們能確保 PCB 符合機械組件的間距限制要求,并能在電路板進(jìn)入原型設(shè)計或制造階段之前根據(jù)實際的外殼設(shè)計直接測試間距大小。
該技術(shù)將顯著減少 ECAD 與 MCAD 設(shè)計過程中所需的昂貴的重復(fù)測試的次數(shù),從而節(jié)約時間,避免錯誤,并前所未有地讓日益彼此獨立的機械與電子設(shè)計領(lǐng)域?qū)崿F(xiàn)了真正的協(xié)作。
Altium 首席執(zhí)行官 Nick Martin 指出:“電子產(chǎn)品設(shè)計公司一直都在尋求可推進(jìn)創(chuàng)新技術(shù)發(fā)展并實現(xiàn)可持續(xù)的產(chǎn)品差異化的新方法,而他們也充分認(rèn)識到一體化設(shè)計解決方案的多重優(yōu)勢。在此之前,要想讓電子設(shè)計與外殼設(shè)計成功取得一致,很大程度上要靠猜測和運氣。隨著我們邁向全新一代的電子產(chǎn)品開發(fā)時代,這種做法是毫無可持續(xù)性的。
“僅按照原來的老方案慢慢改進(jìn)設(shè)計工藝是遠(yuǎn)遠(yuǎn)不夠的。我們確實需要在根本上改變設(shè)計方式。Altium Designer 的全新 ECAD-MCAD 協(xié)作能力充分體現(xiàn)出如果我們能跳出彼此孤立的傳統(tǒng)設(shè)計的窠臼,轉(zhuǎn)而采用一體化方案進(jìn)行產(chǎn)品開發(fā),將會實現(xiàn)無限可能。”
全新的一體化電子設(shè)計特性消除設(shè)計障礙、擺脫設(shè)計困境
Altium 最新版的一體化電子設(shè)計解決方案擁有涵蓋所有電子設(shè)計領(lǐng)域的豐富特性。PCB 級引腳切換、自動優(yōu)化、BGA 扇出以及整個系統(tǒng)的差分對支持等板級特性使板上 FPGA 應(yīng)用變得高效而簡便,甚至那些不是 PCB 設(shè)計專家的人也能大顯身手。
新的路由引擎不僅為專業(yè) PCB 設(shè)計人員簡化了電路板的設(shè)計工作,加快了設(shè)計速度,而且在與通用編輯環(huán)境和實時 3D PCB 可視化功能相結(jié)合后,還能讓電路板設(shè)計經(jīng)驗不甚豐富的設(shè)計人員更快捷、更輕松地推出高質(zhì)量電路板。
C 語言程序員除了能在 Altium Designer 中創(chuàng)建應(yīng)用代碼之外,還能直接用現(xiàn)有的 C 語言編碼技能創(chuàng)建硬件,并將這一硬件連接到更廣泛的 FPGA 系統(tǒng)中。事實上,整個可編程設(shè)計工作可以由沒有任何特殊FPGA 設(shè)計技術(shù)的軟件或板級設(shè)計人員完成。
隨時可用的 FPGA 組件利用電路板設(shè)計技術(shù)使功能不再局限于電路板上,而是轉(zhuǎn)移到可編程領(lǐng)域。C語言至硬件的編譯功能使編程人員能用FPGA硬件來加速應(yīng)用執(zhí)行,并定義代碼運行的平臺。